搜索结果: 1-15 共查到“计算机工程 dsp”相关记录15条 . 查询时间(0.062 秒)
快速DCT修剪在DSP上的内存访问优化方法
数字信号处理器(DSP) 离散余弦变换(DCT) 内存访问
2017/1/4
在本论文中,我们提出一个新的内存访问优化方法以减少由权重因子(在DCT的快速修剪计算图中的余弦系数)和输入点而产生的内存访问量,实现在DSP上的快速DCT修剪.该方法通过两个步骤来减少内存访问量:1.减少权重因子的个数;2.将快速DCT修剪的计算流程图中两个阶段中的蝴蝶运算单元合并到一个阶段中,从而形成一个高效的蝴蝶运算单元.我们在TI TMSC320C64x DSP上应用该方法来实现修剪FCT....
基于AVR单片机的DSP算法
微处理器 AVR单片机 数字信号处理
2009/8/13
针对当前微处理器的高速处理性能,提出把微处理器作为基本的运算与控制单元,代替专用的数字信号处理芯片来执行控制动作。并以AVR单片机ATMEGA16L芯片为例,探讨设计过程中的程序优化策略及其他注意事项,为复杂控制算法在通信领域中的应用开辟一条新的途径。
基于ESL方法的DSP微处理器行为模型设计
DSP微处理器 处理器设计 行为模型
2009/8/6
结合ESL中事务建模的方法,提出一种DSP微处理器周期精确的行为模型的建立方法。该模型描述DSP处理器设计中内部各子模块的功能划分、流水线的组织及指令的周期行为等关键问题。借助ESL仿真工具,用户可以方便地观察到处理器模型的内部操作,简化了对设计的理解,为逻辑设计和功能验证提供了参考依据,加快了处理器设计与验证的进程。
TMS320C32浮点DSP存储器接口设计
数字信号处理器 存储器 接口
2009/8/5
TMS320C32是美国德州仪器公司第三代数字信号处理器的新产品,广泛应用于实时数据采集和信号处理系统中。介绍了TMS320C32存储器结构及存储器接口的设计方法。
两类DSP芯片的引导过程分析
TMS320C40 TMS320VC5402 系统引导
2009/8/4
详细分析了TI公司TMS320C40和TMS320VC5402两类DSP芯片的系统引导特点。在了解机理的基础上,叙述了工程设计中创建系统引导表的具体步骤,给出了创建步骤中所需的链接文件范例,并进行了说明。
基于DSP的直线直流电机数字控制器设计
数字信号处理器 总线隔离 硬件电路设计
2009/7/21
为了实现短行程直线直流电机的位置伺服控制,设计了一种基于DSPTMS320F2812的数字控制器。数字控制器的硬件电路采用总线隔离驱动技术进行了系统扩展,主要对16位双极性A/D转换器、16位双极性D/A转换器和直线位移检测电路的原理及实现方法进行了描述。实际应用结果表明,基于DSP的数字控制器的硬件设计是合理的,并能可靠的运行。
一种高性能DSP专用地址产生器的设计
地址产生器 寻址方式 数字信号处理器
2009/6/30
DSP处理器面向数字信号处理领域,具有高度的实时性要求。论文设计了一种能够满足DSP处理器特殊寻址方式的地址产生单元,同时支持并行指令的执行,实现了算术运算与地址运算的并行处理,有效地提高了数字信号的处理速度。
基于DSP的SDTV/HDTV数字电视信号格式转换卡设计
标清转高清 DSP 双线性插值
2009/6/23
设计了基于DSP的SDTV/HDTV电视信号格式转换卡。运用双线性插值的方法,在DSP上实现对图像实时的放大处理,算法已在ADSP-TS201S开发板上得到验证,效果良好。设计难点在于,数字电视信号的时钟频率很高,要处理的信号量极大,因此采用多DSP并行处理。
高性能DSP位操作加速器设计
位抽取 位扩展 位加速
2009/4/30
介绍了一种高性能DSP位操作加速器实现方法。该方法通过使用分层位操作电路取代分层MUX选择电路实现位操作加速来减少电路时延,使得位操作加速器的时间复杂度从O(N)降到了O( )。综合结果表明使用该方法设计的32-位位操作加速器有很大的性能提升。
基于总线的多DSP交叉调试器的设计与实现
交叉调试器 动态monitor DSP
2009/2/26
探讨了在使用总线与主机连接的多DSP系统上构建交叉调试器的方法,分析了在多DSP系统中使用硬件仿真器进行调试的不足,讨论了在DSP上实现软件调试器的基本原理。针对DSP资源有限的特点,提出了动态monitor的方式降低调试器对DSP的资源占用。测试和使用表明,与硬件仿真器相比,基于总线的软件调试器具有更好的性能、更高的性价比以及更好的多处理器支持。
一种基于DSP和MCU的双CPU数据处理系统设计
MCU 主机接口 FLASH
2008/11/27
为了在完成实时数据采集处理的同时还能进行各种控制,设计了一种基于DSP 和MCU的双CPU数据采集处理系统。阐述了该系统中高速A/D转换器与DSP接口、FLASH自举引导加载以及单片机与DSP通过主机接口(HPI)通信的具体实现方法。通过运行数据采集程序及处理程序,表明该系统工作稳定可靠。
一种基于功耗管理的DSP处理器设计
流水线 哈佛结构 低功耗
2008/11/27
一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设计。
高速高位嵌入式数字信号处理器(DSP)芯片设计
数字信号处理器 嵌入式DSP芯片 高速高位DSP芯片
2008/8/26
该项目完成自主知识产权的高速高位嵌入式DSP芯片的设计,集成DSP内核、实施操作系统、系统开发工具、实施在线调试工具等结构,搭建该芯片完整的SOC开放平台。该芯片采用0.18微米工艺,每秒运行3亿次指令的高端处理能力,时针300MHz。低功耗时钟频率130MHz,低功耗指标0.25毫瓦每MIPS32位乘法器能够在一个指令周期完成。可同时实现信号处理和微控制功能,做到一芯二用,可广泛应用于国防、科研...